数字电路与数字逻辑24春在线作业2-0004
试卷总分:100 得分:100
一、单选题 (共 10 道试题,共 30 分)
1.将十六进制数9DA转换为二进制数是:()
A.100111011010
B.111001110000
C.101010000111
D.111010101111
2.将十六进制数E3.14B转换为二进制数是:()
A.10011110.001011100010
B.11000111.010101111100
C.11100011.000101001011
D.11101010.110010110101
3.一个容量为1K*8的存储器有()个存储单元
A.8
B.8K#8000
C.8192
4.数模转换器是()
A.把数字信号转换为模拟信号的器件
B.把数字信号转换为数字信号的器件
C.把模拟信号转换为数字信号的器件
D.把模拟信号转换为模拟信号的器件
5.所谓对偶规则,是指当某个逻辑恒等式成立时,则其对偶式()。
A.不成立
B.可能成立
C.不确定
D.成立
6.随机存储器具有()功能
A.读/写
B.无读/写
C.只读
D.只写
7.随机存储器RAM中的内容,当电源断掉后又接通,存储器中的内容()
A.全部改变
B.全部为0
C.不可预料
D.保持不变
8.PLA的中文全称是()
A.通用阵列逻辑
B.现场可编程门阵列
C.可编程逻辑阵列
D.可编程阵列逻辑
9.多谐振荡器有()
A.两个稳态
B.一个稳态,两个暂稳态
C.一个稳态,一个暂稳态
D.两个暂稳态
10.时序逻辑电路必不可少的部分是()
A.存储电路
B.组合电路#内部电路
C.输入端
二、多选题 (共 10 道试题,共 30 分)
11.施密特触发器的特点是()
A.有两个稳定状态
B.有一个稳定状态
C.电路状态的翻转是用电位触发
D.电路状态的翻转是用信号触发
12.具有以下()逻辑功能的触发器为T触发器。
A.当控制信号T=1时每来一个CP信号它的状态就翻转一次
B.当T=0时,触发器的状态保持不变
C.当控制信号T=0时每来一个CP信号它的状态就翻转一次
D.当T=1时,触发器的状态保持不变
13.ispEXPERT设计输入可采用()
A.原理图
B.硬件描述语言
C.功能模拟
D.混合输入
14.同步时序逻辑电路的输入信号可以是( )。
A.模拟信号
B.电平信号
C.脉冲信号
D.时钟脉冲信号
15.基本RS触发器用两个输入端分别加有效信号(在这里低电平有效)可使触发器直接()。
A.置0
B.置1
C.置-1
16.寄存器按照功能不同,可分为以下哪两类()
A.计数器
B.基本寄存器
C.移位寄存器
D.数码寄存器
17.今天的计算机主要应用的数制系统()。
A.十进制
B.二进制
C.八进制
D.十六进制
18.动态MOS RAM的优点是()
A.单元电路结构简单
B.单片集成度高
C.功耗比静态MOS RAM低
D.不需要刷新和再生操作
19.使用和存储二进制数的格式:()。
A.无符号数
B.有符号数
C.二进制数
20.为了揭示时序电路的内在时序关系,常用的方法有()
A.方程法
B.状态表/状态转换表
C.状态图/状态转换图
D.时序图方法
三、判断题 (共 20 道试题,共 40 分)
21.计数器的模是指对输入的计数脉冲的个数。
22.FPGA是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
23.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。
24.FPGA有多种配置模式,外设模式可以将FPGA作为微处理器的外设,由微处理器对其编程
25.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
26.通用阵列逻辑(GAL)器件是一种可用电擦除的,但是不可重复编程的高速PLD
27.逻辑变量的取值,1比0大。
28.环形计数器如果不作自启动修改,则总有孤立状态存在
29.FPGA是ASIC电路中设计周期最长、开发费用最高、风险最小的器件之一
30.计数器的模是指构成计数器的触发器的个数。
31.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻
32.随机存储器是一种只能读出,不能写入的存储器
33.施密特触发器可用于将三角波变换成正弦波。
34.A+BC=(A+B)(A+C)。
35.一位十六进制数可以用4位二进制数来表示。
36.当逻辑函数有n个变量时,共有2n个变量取值组合。
37.将二进制数1101101110转换为十六进制数是36E。
38.同步时序电路由组合电路和存储器两部分组成
39.主从JK触发器,边沿JK触发器和同步JK触发器的逻辑功能完全相同
40.根据输出信号的特点,可以把时序逻辑电路分为Mealy型和Moore型